3款双通道时钟管理器件降低了设计复杂性

2015-11-04 21:09:40 未知
三时钟管理器件降低设计复杂性,降低材料清单,Microsemi的说。

该ZL30244(如图)和ZL30245是双通道时钟乘法器和频率合成器集成电路,而ZL30255是双通道的时钟倍频和抖动衰减器。三人针对接入网络,存储区域网络,数据中心基础设施,企业基础架构,以及视频广播设备。

第二通道的提供,简化并降低了设计成本,表示该公司。对于需要多频家庭时钟树,他们还降低了芯片数量,并声称有“特殊的抖动性能”。

的ZL30244和ZL30245是频率转换和频率合成,而ZL30255被设计为通用抖动衰减和频率转换。当与公司的扇出组合缓冲区中的所有三个复杂的系统,如无线基站,无线回程,接入基础设施,SONET / SDH,GE,10G / 40G / 100G以太网,光纤,存储和广播视频应用提供了时机。

主要功能包括任意到任意以0 ppm误差变频,与1kHz的投入到为1.25GHz和1Hz的输出到1GHz。四个通用时钟输入连接到任何信号格式在任何电压下​​,有多达六个差分输出和高达12的CMOS输出。上述可配置的输出信号格式和电压直接接口不需要额外的部件。

的ZL30245和ZL30255具有自动自我配置在上电时从所述内部EEPROM(或外部EEPROM在ZL30244的情况下),每个通道多达四个的配置引脚可选。

此外,ZL30255具有数字锁相环具有一个可编程带宽从14至500Hz。

关键词:

  • EETOP 官方微信

  • 创芯大讲堂 在线教育

  • 创芯老字号 半导体快讯

  • 0

全部评论