x

可编程时钟发生器提供灵活的低功耗定时

2015-10-15 22:14:45 未知
点击关注->创芯网公众号,后台告知EETOP论坛用户名,奖励200信元
集成设备技术的VersaClock 6个可编程时钟发生器系列提供了苛刻的高性能应用灵活,低功耗的时机。

低于500飞秒(FSEC)RMS相位抖动的VersaClock 6产品提供的抖动性能,灵活性和较低的工作功耗。

使用RMS相位抖动小于500 FSEC在整个12 kHz至20 MHz的积分范围,新器件满足应用和标准的抖动和相位噪声要求,将AS10g以太网,企业存储SAS和SATA,PCI Express的代1/2 / 3,XAUI,SRIO,PHY参考时钟和最新一代的高端FPGA

30 mA该器件的核心功耗简化了系统的热限制和降低运行功率费用。此外,该器件封装与VersaClock 5同行兼容,从而使性能可扩展性以最小的设计变更。

RFMsIExWUEVDTCwgSENTTCwgb3IgZHVhbCBMVkNNT1MgYW5kIGNhbiBnZW5lcmF0ZSBhbnkgb3V0cHV0IGZyZXF1ZW5jeSBmcm9tIDEgTUh6IHRvIDM1MCBNSHogb24gZWFjaCBvdXRwdXQgcGFpciBpbmRlcGVuZGVudGx5LiA=" style="padding: 0px; margin: 0px auto;">该VersaClock 6个可编程时钟发生器提供通用的输出对,可独立配置为LVDS,LVPECL,HCSL或LVCMOS双,并能够独立产生1 MHz到350 MHz的每个输出对的任何输出频率。

4毫米×4mm的24-VFQFPN封装占位面积与VersaClock 5器件兼容,从而使性能可扩展性以最小的设计变更。
 

关键词:

  • EETOP 官方微信

  • 创芯大讲堂 在线教育

  • 创芯老字号 半导体快讯

  • 0

全部评论