Linear推出14位310Msps双通道ADC系列
2011-10-27 20:37:45 本站原创由于可用 ADC 的性能事先受到限制,所以取决于采用 IF 采样还是 I/Q 采样 DPD 架构,发送带宽限制到 20MHz 至 40MHz。为了对一个 20MHz 的发送带宽进行线性化处理,用于执行线性化算法的反馈环路必须获取至 100MHz (发送带宽的 5 倍) 的 5 阶互调分量,因而需要一个最小采样速率为 200Msps (用于 IF 采样) 或 100Msps (用于 I/Q 采样) 的 12 位 ADC。由于移动用户的数据需求日益增加,因此新一代基站要设计为实现高得多并可达 60MHz 的发送带宽。为了实现 60MHz 发送带宽的线性化,要求一个 ADC 具 14 位最低分辨率以及最低采样率为 300Msps 的 I/Q 采样架构。此外,闭环 DPD 算法要求反馈通路具有较短的延迟,以在功率放大器中实现更高的效率。
LTC2158-14 是市场上第一款利用 I/Q 采样实现高达 60MHz 发送带宽线性化的双通道、310Msps ADC,可提供仅为 5 个时钟周期的短流水线延迟,以实现快速适应。单通道版本 LTC2153-14 非常适用于发送带宽高达 30MHz 的 IF 采样架构。
双通道 LTC2158-14 用 1.8V 单电源工作,具易于驱动的 1.32Vp-p 输入范围,在 310Msps 时每通道消耗 362mW,并在基带提供 68.8dB 的信噪比 (SNR) 性能和 88dB 的 SFDR。LTC2158 和 LTC2153 是引脚兼容的 170Msps 至 310Msps 双通道和单通道 ADC 系列的两款器件,该系列提供 14 位和 12 位分辨率。1.25GHz 的模拟全功率带宽和 0.15psRMS 的超低抖动能以卓越的噪声性能实现 IF 频率的欠采样。这些 ADC 提供双数据速率 (DDR) LVDS 数字输出以及可编程的 LVDS 输出电流和可选的 100Ω 端接电阻。
这些 ADC 采用紧凑的 9mm x 9mm (双通道) 和 6mm x 6mm (单通道) QFN 封装,可订购商用或工业温度级版本。演示电路板和样品已开始通过凌力尔特当地销售办事处提供。14 位双通道 310Msps LTC2158-14 的千片批购价为每片 168.30 美元。
LTC2158-14 I/Q 数字预失真接收器
EETOP 官方微信
创芯大讲堂 在线教育
创芯老字号 半导体快讯
相关文章