在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 298|回复: 1

[求助] 同比列增加W和L,会使管子处于线性区?

[复制链接]
发表于 2024-5-17 17:09:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

如图我想增加输出电阻而等比例增加W和L,会使得管处于线性区,是什么原因?

另外,我想减小M5的Vdsat,但是又要保证镜像到M5的电流不变!!!!
试过增加M5的W/L,但是增加多了M5就会处于线性区,此时M6的Vds很大,我又去增加M6的W/L,M6又进入线性区了,

请问这种情况,应该怎么调整?

wwwwwwwwww.png qqqqqqqqqqqqqqq.png
发表于 2024-5-20 18:47:15 | 显示全部楼层
调试运放时一般会把运放连接成负反馈的形式, 因为运放应用时基本是在负反馈中使用(开环应用一般只用作比较器);
当连接成负反馈后, 比如单位增益buffer, 输出的电压会是固定的, 由输入决定. 这时输出级的两个管子的Vds基本是固定的, 在很大范围内不会随着W/L比例变化, 由于负反馈环路的调节, 会使M6的gate电压处在一个恰当的值, 使得输出级的M5, M6电流相等且处于饱和区;
如果是在开环中, 为了使输出级的M5,M6电流相等,  必然只能改变它们的Vds值, 由于输出级的rds很大, 一点点的电流失配都会使得其中一个管子的vds发生很大的变化, 从而进入线性区; 关于这一点, 请参考一下全差分运放中有关共模反馈电路的目的.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-13 04:04 , Processed in 0.017128 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表