在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 321liuwei321

当板子没有reset 键的时候,FPGA 内部怎么产生reset 信号?

[复制链接]
发表于 2009-10-24 10:15:13 | 显示全部楼层
写个代码用计数器,可以实现自复位。一开始reset信号处于复位状态,计数满后将reset信号释放。
我的项目就是这么做的。
发表于 2009-10-25 19:25:45 | 显示全部楼层
非常感谢啊,嘿嘿
发表于 2009-11-7 20:08:22 | 显示全部楼层
用xilinx的话可以考虑用DCM上的lock信号作为复位信号
发表于 2009-11-8 21:41:32 | 显示全部楼层
11# jingbot

你的意思是上电后寄存器就归零,然后再开始计数吗?
发表于 2009-11-9 16:17:55 | 显示全部楼层
计数器的复位端接的是什么信号,上电的计数器Q端状态如果不是零,那岂不是不是从零开始计数了
发表于 2009-11-9 16:22:05 | 显示全部楼层
我觉得FPGA内部有一个全局复位信号,在上电的时候就把所有的寄存器都复位为0了
另外,也可以利用fpga一个IO,外接阻容复位电路,我觉得也是可以当成寄存器的上电复位的
发表于 2009-11-9 23:36:24 | 显示全部楼层
计数器上电时是可以初始化的,VHDL语句如下:
signal cnt : std_logic_vector(7 downto 0):=X"00";
然后计数延时即可。
当然用DCM的Lock信号也是可以的,如果延时比较长的话,保险起见,可以用DCM的Lock作为上面计数器的异步复位信号,等时钟正常后再计数延时。
发表于 2009-11-9 23:54:33 | 显示全部楼层
楼上的,那个赋值综合器会忽略掉的。
发表于 2009-11-10 12:52:09 | 显示全部楼层
9楼说的比较在理,但是在配置没有完成之前何谈复位呢?
10楼的问题是,程序开始后计数器是个什么状态这个能定吗?
发表于 2009-11-10 19:14:23 | 显示全部楼层
回18楼,我的理解是寄存器类型都会赋初值,不指定的话综合器会给个默认值,给定的话,就按给定的设置,通过查看编译后的信息可以看到这个区别。
还有一种类型,就是CONSTANT型,也是可以通过这种方式赋值的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 11:42 , Processed in 0.024288 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表