在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 17052|回复: 39

无聊发个小问题考考大家

[复制链接]
发表于 2009-9-22 00:24:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
以CMOS运放为例,用MOS电容做弥勒补偿电容,第二级的GATE应该接电容的POLY端(上极板)还是下极板?并简述原因。

也欢迎高手指教,看看我理解得是否正确。
发表于 2009-9-22 01:11:59 | 显示全部楼层
the gate of second stage should be connected with the poly gate of the MOS cap, because lower parastitics and lower noise.
 楼主| 发表于 2009-9-22 06:00:19 | 显示全部楼层
是这样么?
发表于 2009-9-22 08:06:01 | 显示全部楼层
其实怎么接都可以,或者说怎么接都不太对;我认为只要保证它工作在电容需要的区域同时不引起其他负面的效应就可以了;By the way,我之前做classAB也用过这种东西作电容,还好最后没震荡。
发表于 2009-9-22 09:29:57 | 显示全部楼层


原帖由 freaky1985 于 2009-9-22 00:24 发表 以CMOS运放为例,用MOS电容做弥勒补偿电容,第二级的GATE应该接电容的POLY端(上极板)还是下极板?并简述原因。 也欢迎高手指教,看看我理解得是否正确。

晕,不用MOS电容做miller补偿,MOS电容接在电路里就是一个varactor,电容随输入/输出信号变化很容易使MOS 不开启,那miller电容就少得可怜了,电路稳定性难以保证不要省那么点面积,用MOM或PIP电容实在不行就直接在第二级gate处加MOS cap,愚见愚见。
BTW,如果实在要用miller compensation,那也要接一对MOS电容在那里,一个用gate接,一个用substrate接
那样会好很多,最起码保证有一半的电容

[ 本帖最后由 fuyibin 于 2009-9-22 09:33 编辑 ]
发表于 2009-9-22 12:43:11 | 显示全部楼层


原帖由 fuyibin 于 2009-9-22 09:29 发表 晕,不用MOS电容做miller补偿,MOS电容接在电路里就是一个varactor,电容随输入/输出信号变化很容易使MOS 不开启,那miller电容就少得可怜了,电路稳定性难以保证不要省那么点面积,用MOM或PIP电容实在不行就直接在 ...



楼上,我同意你部分观点,接一对上去;但是这就意味着至少浪费了一倍的带宽,虽然系统确实稳定了,而且,即使这么做了,要是没有latchup就奇怪了
发表于 2009-9-22 13:21:44 | 显示全部楼层


原帖由 leiyutian001 于 2009-9-22 12:43 发表 楼上,我同意你部分观点,接一对上去;但是这就意味着至少浪费了一倍的带宽,虽然系统确实稳定了,而且,即使这么做了,要是没有latchup就奇怪了



你指的 latch-up 是片内 latch-up 还是做latch-up test 会被打死?
只要layout画的恰当,片内不会有 latch-up 问题
在输出I/O的地方要做 ESD protection, latch-up test也是可以过的

比如用一对NMOS 接输出I/O和internal gate,只要p-sub接的好,就不会有latch-up
发表于 2009-9-22 20:06:12 | 显示全部楼层


原帖由 fuyibin 于 2009-9-22 13:21 发表 你指的 latch-up 是片内 latch-up 还是做latch-up test 会被打死?只要layout画的恰当,片内不会有 latch-up 问题在输出I/O的地方要做 ESD protection, latch-up test也是可以过的 比如用一对NMOS 接输 ...



我有地方请教一下,如果按照你的一对mos管的接法能不能告知接什么类型的晶体管?nmos还是pmos? 我想知道具体的接法,如果是nmos,请问衬底源漏栅怎么连接(就请以classAB输出为例);如果是pmos,同样的问题,请问如何连接?如果是一个nmos,一个pmos作为一对,请问如何连接?谢谢。
BTW,我前面说latchup_test,当然我承认如果距离足够远确实risk会降低,但是毕竟是一个hot well,我想除了边上多打几圈tie以外,没什么好办法;此外即使如此也要保证足够的距离,一定要超过drc规定的一倍甚至更多。
发表于 2009-9-22 20:32:16 | 显示全部楼层


原帖由 leiyutian001 于 2009-9-22 20:06 发表 我有地方请教一下,如果按照你的一对mos管的接法能不能告知接什么类型的晶体管?nmos还是pmos? 我想知道具体的接法,如果是nmos,请问衬底源漏栅怎么连接(就请以classAB输出为例);如果是pmos,同样的问题,请 ...



我想你也是说的latch-up test,因为通常在片内,用MOS管做miller compensation,source/drain 随便接到哪一端都不会有latch-up的,只要substrate接好就OK了,
在见到I/O的device处理上,就按照通常的防latch-up/防ESD做啊
比如用NMOS对做miller compensation,
gate 见到I/O的那个NMOS 不会有latch-up,而是怕ESD
S/D见到I/O的那个NMOS 怕latch-up
但是你的输出管也是source/drain 见到I/O,通常做ESD/latch-up protection都会在输出端串电阻
(切记串连在loop里面),这样I/O之见到电阻,通常我们做POLY电阻做个10ohm左右就差不多了
latch-up test会打电流进来,比如100mA,那么如果内部发生latch-up,则10ohm电阻上的IR drop为1V
这时候I/O的latch-up protect早就开了,电流肯定都从I/O流走了,内部不会有latch-up产生的
这其实与用NMOS还是PMOS做miller compensation是两回事
但是latch-up protect都是要做的, 只是一点个人浅见
发表于 2009-9-22 21:25:47 | 显示全部楼层
klsadn快乐圣诞节罚款了事戴假发克里斯蒂激发了可是对方
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 18:26 , Processed in 0.026635 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表