手机号码,快捷登录
找回密码
登录 注册
您需要 登录 才可以下载或查看,没有账号?注册
举报
原帖由 depend135 于 2009-3-13 18:00 发表 登录/注册后可看大图 实际的电路起振都是由于电路中的噪声引起自激振荡,然后电路非线性限制振荡幅度,最后稳定振荡。所以仿真时要么加初始条件使输出有个初始的幅度差,要么加个瞬态电流模拟噪声。
原帖由 meseasky 于 2009-3-14 09:00 发表 登录/注册后可看大图 正常,两种状态是因为VCO不震荡是临界稳定的情况,稍稍扰动一下子,就振荡起来了。 何况临界稳定,在工程里就是不稳定。 不给初始条件,你可以试着给你稳定后的VCO到一个很小的扰动,看看起振不。。。
本版积分规则 发表回复 回帖后跳转到最后一页
查看 »
小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2025-3-8 09:08 , Processed in 0.042072 second(s), 9 queries , Gzip On, Redis On.